ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
ADC 提供了將串行器/解串器基準(zhǔn)時(shí)鐘輸出到 FPGA 的選項(xiàng)(請(qǐng)參閱圖 7-36)。此 JESD 基準(zhǔn)時(shí)鐘配置為串行器/解串器通道速率/(8 x k),其中 k 可以是 4 到 255之間的任意整數(shù)。這為支持的基準(zhǔn)時(shí)鐘頻率提供了很高的靈活性。
輸出時(shí)鐘可配置為單端 LVCMOS 或差分 LVDS。此電路默認(rèn)處于關(guān)斷狀態(tài)。如果未使用,則 JESDCLKP/M 引腳保持懸空。
JESD 輸出時(shí)鐘直接源自內(nèi)部串行器/解串器 PLL,不提供確定性延遲。
可以使用以下參數(shù)對(duì) JESD 時(shí)鐘輸出進(jìn)行編程:
|
系統(tǒng)參數(shù)名稱 | 尺寸 | 默認(rèn)值 | 訪問(wèn) | 說(shuō)明 |
|---|---|---|---|---|
| JESD_OUT_EN_CTRL | 1 | 0 | R/W | 使能 JESD 輸出控制。 0:JESD 輸出禁用。 1:JESD 輸出啟用。 |
| JESD_OUT_DIV0 | 8 | 0 | R/W | JESD 時(shí)鐘輸出分頻因子的位 [7:0]。 |
| JESD_OUT_DIV1 | 8 | 0 | R/W | JESD 時(shí)鐘輸出分頻因子的位 [12:8]。 |