ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
在 PLL 啟用或者 PLL 旁通模式中,如果輸入時鐘 OSCCLK 被去除或者缺失,PLL 仍將發(fā)布一個跛行模式時鐘。這個跛行模式時鐘持續(xù)為 CPU 和典型頻率為 1-5MHz 的外設計時。跛行模式未指定為在加電時運行,只在輸入時鐘最初出現(xiàn)時才運行。在 PLL 旁通模式中,如果輸入時鐘被移除或者缺失,來自 PLL 的跛行模式時鐘被自動引至 CPU。
通常情況下,當輸入時鐘出現(xiàn)時,看門狗計數(shù)器減量來啟動一個看門狗復位或者 WDINT 中斷。然而,當外部輸入時鐘發(fā)生故障時,看門狗計數(shù)器停止減量(也就是說,看門狗計數(shù)器不會隨著跛行模式時鐘而改變)。除此之外,器件將被復位并且“丟失的時鐘狀態(tài)” (MCLKSTS) 位將被設定。這個條件可被應用固件用來檢測輸入時鐘故障并為系統(tǒng)啟動所需的關斷過程。
在正確 CPU 運行頻率絕對關鍵的應用中應該執(zhí)行一個機制,通過這個機制,只要輸入時鐘出現(xiàn)故障,MCU 就被保持在復位狀態(tài)。例如,只要電容器充滿電,一個 R-C 電路可被用于觸發(fā) MCU 的 XRS 引腳。一個 I/O 引腳可被用于定期為電容器放電以防止其被完全充滿。這樣的電路也有助于檢測閃存存儲器和 VDD3VFL 電源軌的故障。