ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
CPU 計(jì)時器 0,1,和 2 是完全一樣的 32 位計(jì)時器,這些計(jì)時器帶有可預(yù)先設(shè)定的周期和 16 位時鐘預(yù)分頻。此計(jì)時器有一個 32 位倒數(shù)寄存器,此寄存器在計(jì)數(shù)器達(dá)到 0 時生成一個中斷。計(jì)數(shù)器以 CPU 時鐘速度除以預(yù)分頻值設(shè)置形式遞減。當(dāng)計(jì)數(shù)器達(dá)到 0 時,則自動重新加載 32 位周期值。CPU - 計(jì)時器 2 為實(shí)時 OS (RTOS)/BIOS 應(yīng)用而被保留。該計(jì)時器連接至 CPU 的 INT14。如果不使用 DSP/BIOS 和 SYS/BIOS,CPU 計(jì)時器 2 也可用于普通用途。CPU 計(jì)時器 1 為通用計(jì)時器并被連接至 CPU 的 INT13。CPU 計(jì)時器 0 也為通用計(jì)時器并被連接至 PIE 塊。