ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
TAS3251 輸出功率級(jí)不需要特定的上電序列,但建議在 PVDD 電源電壓上電后將 RESET 保持為低電平至少 400ms。在柵極驅(qū)動(dòng)電源電壓 (GVDD_X) 和 VDD 電壓高于欠壓保護(hù) (UVP) 電壓閾值之前(參見(jiàn)本數(shù)據(jù)表的“電氣特性”表),半橋的輸出保持高阻抗?fàn)顟B(tài)。這允許內(nèi)部電路通過(guò)對(duì)半橋輸出啟用弱下拉,同時(shí)啟動(dòng)輸出電壓的受控上升序列,從而給外部自舉電容器充電。
圖 7-18 功率級(jí)啟動(dòng)時(shí)序當(dāng) RESET 被釋放以打開(kāi) TAS3251 時(shí),FAULT 信號(hào)將輸出低電平,AVDD 電壓穩(wěn)壓器將啟用。FAULT 將保持低電平,直到 AVDD 達(dá)到欠壓保護(hù) (UVP) 電壓閾值(請(qǐng)參閱本數(shù)據(jù)表的“電氣特性”表)。隨后,預(yù)充電階段開(kāi)始,以穩(wěn)定輸入交流耦合電容器上的直流電壓,然后輸出功率級(jí)序列會(huì)斜升。