ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
TAS3251 器件支持多種選項(xiàng)來生成所需的時(shí)鐘,如 圖 7-2 所示。
PLL 的時(shí)鐘需要一個(gè)源基準(zhǔn)時(shí)鐘。此時(shí)鐘可源自外部輸入的 SCLK 或 MCLK,亦可配置 GPIO 引腳作為時(shí)鐘源。
PLL 參考時(shí)鐘的源參考時(shí)鐘通過對(duì) P0-R13 中 D[6:4] 的 SRCREF 值進(jìn)行編程來選擇。TAS3251 器件提供多個(gè)可編程時(shí)鐘分頻器來實(shí)現(xiàn)各種采樣速率。請(qǐng)參閱 圖 7-2。
如果不需要 PLL 功能,請(qǐng)將 P0-R4 上 D[0] 的 PLLEN 值設(shè)置為 0。在這種情況下,需要外部控制器時(shí)鐘。
| 時(shí)鐘多路復(fù)用器 | ||
|---|---|---|
| 寄存器 | 功能 | 位 |
| SREF | PLL 基準(zhǔn) | B0-P0-R13-D[6:4] |
| DDSP | 時(shí)鐘分頻器 | B0-P0-R27-D[6:0] |
| DSCLK | 外部 SCLK 分頻器 | B0-P0-R32-D[6:0] |
| DLRK | 外部 LRCK/FS 分頻 | B0-P0-R33-D[7:0] |