ZHCSIA0C May 2018 – September 2025 TAS3251
PRODUCTION DATA
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 保留 | CDST6 | CDST5 | CDST4 | CDST3 | CDST2 | CDST1 | CDST0 |
| R/W | R | R | R | R | R | R | R |
| 說明:R/W = 讀取/寫入;R = 只讀;-n = 復(fù)位后的值 |
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7 | 保留 | R/W | 0 | 保留 |
| 6 | CDST6 | R | 時(shí)鐘檢測器狀態(tài):該位指示 MCLK 時(shí)鐘是否存在。 0:MCLK 存在 | |
| 5 | CDST5 | R | 該位指示 PLL 是否鎖定。當(dāng) PLL 被禁用時(shí),它將被報(bào)告為解鎖。 0:PLL 被鎖定 | |
| 4 | CDST4 | R | 該位指示 LRCLK 和 SCLK 是否缺失(連接至低電平)。 0:LRCLK 和/或 SCLK 存在 1:LRCLK 和 SCLK 缺失 | |
| 3 | CDST3 | R | 該位指示電流采樣率和 MCLK 比率的組合對(duì)于時(shí)鐘自動(dòng)設(shè)置是否有效。 0:FS/MCLK 比率的組合有效 | |
| 2 | CDST2 | R | 該位指示 MCLK 是否有效。MCLK 比率必須可檢測為有效。該標(biāo)志存在一個(gè)限制:當(dāng) LRCLK 的低電平周期小于或等于五個(gè) SCLK 周期時(shí),此標(biāo)志將被置位(報(bào)告 MCLK 無效)。 0:MCLK 有效 | |
| 1 | CDST1 | R | 該位指示 SCLK 是否有效。SCLK 比率必須穩(wěn)定并且在 32-256FS 范圍內(nèi)才有效。 0:SCLK 有效 | |
| 0 | CDST0 | R | 該位指示音頻采樣率是否有效。采樣率必須可檢測為有效。該標(biāo)志存在一個(gè)限制:當(dāng)此標(biāo)志被置位且 P0-R37 設(shè)置為忽略所有已置位的錯(cuò)誤標(biāo)志(從而使 DAC 恢復(fù))時(shí),此標(biāo)志將被取消置位(不再報(bào)告采樣率無效)。 0:采樣率有效 |