ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
使用以下程序運(yùn)行自動(dòng)校準(zhǔn):
為了使校準(zhǔn)產(chǎn)生最佳結(jié)果,在整個(gè)校準(zhǔn)過(guò)程中延遲需要保持一致。時(shí)鐘和 SYSREF 路徑任意部分的電源電壓或溫度即使發(fā)生微小變化,也可能顯著影響校準(zhǔn)結(jié)果質(zhì)量。等待器件溫度穩(wěn)定有助于成功完成校準(zhǔn)過(guò)程。系統(tǒng)設(shè)計(jì)人員必須確保從設(shè)置 SRCAL_EN 到 SYSREF_CAL_DONE = 1 這段時(shí)間內(nèi)相關(guān)路徑保持穩(wěn)定。
為實(shí)現(xiàn)多器件的最佳對(duì)齊,所有器件必須同時(shí)校準(zhǔn),以確保共用的 SYSREF 電路處于相同的溫度和電壓條件下。