ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
表 8-223 列出了 DAC_and_Analog_Configuration 寄存器的存儲器映射寄存器。表 8-223 中未列出的所有寄存器偏移地址都應(yīng)視為保留的位置,并且不應(yīng)修改寄存器內(nèi)容。
| 偏移 | 首字母縮寫詞 | 寄存器名稱 | 部分 |
|---|---|---|---|
| 0x280 | CURRENT_2X | 節(jié) 8.3.12.1 | |
| 0x2A0 | DACA_CURRENT | 節(jié) 8.3.12.2 | |
| 0x2A1 | DACB_CURRENT | 節(jié) 8.3.12.3 | |
| 0x2AF | CS_AMP_FILTER | 節(jié) 8.3.12.4 | |
| 0x2B0 | EXTREF_EN | 節(jié) 8.3.12.5 | |
| 0x2C0 | NOISEREDUCE_EN0 | 節(jié) 8.3.12.6 | |
| 0x2C1 | NOISEREDUCE_EN1 | 節(jié) 8.3.12.7 | |
| 0x2CF | DAC_OFS_CHG_BLK | 節(jié) 8.3.12.8 |
復(fù)雜的位訪問類型經(jīng)過編碼可適應(yīng)小型表單元。表 8-224 展示了適用于此部分中訪問類型的代碼。
| 訪問類型 | 代碼 | 說明 |
|---|---|---|
| 讀取類型 | ||
| R | R | 讀取 |
| R-0 | R -0 | 讀取 返回 0 |
| 寫入類型 | ||
| W | W | 寫入 |
| 復(fù)位或默認(rèn)值 | ||
| -n | 復(fù)位后的值或默認(rèn)值 | |
表 8-225 展示了 CURRENT_2X。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | 保留 |
| 0 | CURRENT_2X_EN | R/W | 0x0 |
|
DACA_CURRENT 如表 8-226 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-4 | COARSE_CUR_A_SLEEP | R/W | 0x0 | 睡眠模式下 DACA 的粗調(diào)電流控制 |
| 3-0 | COARSE_CUR_A | R/W | 0xF | 有源模式下 DACA 的粗調(diào)電流控制 |
DACB_CURRENT 如表 8-227 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-4 | COARSE_CUR_B_SLEEP | R/W | 0x0 | 睡眠模式下 DACB 的粗調(diào)電流控制 |
| 3-0 | COARSE_CUR_B | R/W | 0xF | 有源模式下 DACB 的粗調(diào)電流控制 |
CS_AMP_FILTER 如表 8-228 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-4 | RESERVED | R | 0x0 | |
| 3-2 | CS_AMP_FILTER1 | R/W | 0x0 | 調(diào)整 DACB 電流源偏置路徑中低通濾波器的截止頻率。設(shè)置越高,電流源路徑中帶寬就越低,這會抑制 1/f 噪聲但啟動時(shí)間會更長。
|
| 1-0 | CS_AMP_FILTER0 | R/W | 0x0 | 調(diào)整 DACA 電流源偏置路徑中低通濾波器的截止。請參閱 CS_AMP_FILTER1。 |
EXTREF_EN 如表 8-229 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | |
| 0 | EXTREF_EN | R/W | 0x0 | 啟用外部基準(zhǔn) |
表 8-230 展示了 NOISEREDUCE_EN0。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-6 | NOISEREDUCE_IO18_EN | R/W | 0x3 | 降低 1.8V VDDIO 電源的噪聲。 |
| 5 | NOISEREDUCE_CLKDRV_DACB_EN | R/W | 0x1 | 降低 DACB 時(shí)鐘驅(qū)動器電源 (AVDDCLK) 上的噪聲。 |
| 4 | NOISEREDUCE_CLKDRV_DACA_EN | R/W | 0x1 | 減少 DACA 時(shí)鐘驅(qū)動器電源 (AVDDCLK) 上的噪聲。 |
| 3-2 | NOISEREDUCE_MUX_DACB_EN | R/W | 0x3 | 降低 DACB MUX 電源上的噪聲。將兩個(gè)位設(shè)置為相同的值。 |
| 1-0 | NOISEREDUCE_MUX_DACA_EN | R/W | 0x3 | 降低 DACA MUX 電源上的噪聲。將兩個(gè)位設(shè)置為相同的值。 |
表 8-231 展示了 NOISEREDUCE_EN1。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-4 | RESERVED | R | 0x0 | |
| 3-2 | NOISEREDUCE_SWDRV_DACB_EN | R/W | 0x3 | 降低 DACB 開關(guān)驅(qū)動器電源上的噪聲。將兩個(gè)位設(shè)置為相同的值。 |
| 1-0 | NOISEREDUCE_SWDRV_DACA_EN | R/W | 0x3 | 降低 DACA 開關(guān)驅(qū)動器電源上的噪聲。將兩個(gè)位設(shè)置為相同的值。 |
DAC_OFS_CHG_BLK 如表 8-232 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | |
| 0 | DAC_OFS_CHG_BLK | R/W | 0x0 | 設(shè)置后,對 DAC_OFS[n] 的更改不會傳播到高速時(shí)鐘,兩個(gè) DAC 繼續(xù)使用其當(dāng)前值。當(dāng)這個(gè)值從 1 更改為 0 時(shí),新的 DAC_OFS[n] 值將應(yīng)用于兩個(gè) DAC。當(dāng)新值應(yīng)用于每個(gè) DAC 時(shí),可能存在微小的時(shí)間偏移(數(shù)十個(gè) CLK 周期)。 |