ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據表獲取器件具體的封裝圖。
| 參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 直流精度 | ||||||
| 位 | DAC 內核分辨率 | 16 | 16 | 位 | ||
| DNL | 微分非線性 | ±4 | LSB | |||
| INL | 積分非線性 | ±6 | LSB | |||
| RTDRIFT | 內部端接電阻溫漂 | .02 | ?/°C | |||
| DAC 模擬輸出(DACOUTA+、DACOUTA–、DACOUTB+、DACOUTB–) | ||||||
| IFS_SWITCH | 開關滿量程輸出電流 | 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0xF 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值),Current_2x = 1 | 40 | mA | ||
| IFS_SWITCH | 開關滿量程輸出電流 | 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0xF 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值),Current_2x = 0 | 20 | mA | ||
| 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0x0 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值),Current_2x = 0 | 2 | |||||
| ISTATIC | 每個引腳的靜態(tài)輸出電流 | 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0xF 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值) | 4.7 | mA | ||
| IFSDRIFT | 滿量程輸出電流溫漂 | 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0xF 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值) | 1 | uA/℃ | ||
| 65 | PPM/℃ | |||||
| IFSERROR | 滿量程電流誤差 | 從 RBIAS+ 到 RBIAS- 的 3.6kΩ 電阻,COARSE_CUR_A/COARSE_CUR_B= 0xF 且 FINE_CUR_A/FINE_CUR_B = 0x10(默認值) | ±1 | % | ||
| VCOMP | 輸出順從電壓范圍 | 從 DACOUTA+、DACOUTA–、DACOUTB+ 或 DACOUTB– 至 AGND 測得 | 1.3 | 2.3 | V | |
| RTERM | 輸出差分端接電阻 | 100 | Ω | |||
| RTERMDRIFT | 輸出差分端接電阻溫度系數(shù) | -5 | mΩ/℃ | |||
| -50 | PPM/℃ | |||||
| 時鐘和 SYSREF 輸入(CLK+、CLK-、SYSREF+、SYSREF-) | ||||||
| RT | 內部差分端接電阻 | 100 | Ω | |||
| CIN | 內部差分輸入電容 | 0.5 | pF | |||
| 基準電壓 | ||||||
| VREF | 基準輸出電壓 | 0.9 | V | |||
| VREF-DRIFT | 基準輸出電壓溫漂 | 45 | ppm/°C | |||
| IREF | 最大基準輸出電流源能力 | 100 | nA | |||
| JESD204C 串行器/解串器接口 ([15:0]SRX+/-) | ||||||
| VSRDIFF | 串行器/解串器接收器輸入振幅 | 50 | 1200 | mVppdiff | ||
| VSRCOM | 串行器/解串器輸入共模(2) | 450 | mV | |||
| ZSRdiff | 串行器/解串器內部差分終端 | 80 | 100 | 120 | Ω | |
| CMOS 接口(SCLK、SCS、SDI、SDO、RESET、TRIG[0:4]、TRIGCLK、SYNC、TXENABLE[0:1]) | ||||||
| IIH | 高電平輸入電流(帶下拉電阻) | TRIG[0..4](3)、TRIGCLK(3)、SCANEN(1) | 200 | uA | ||
| IIH | 高電平輸入電流(不帶下拉電阻) | SDS、RESET、SYNC、TXEN[0:1]、SDI、SCLK(1) | 2 | uA | ||
| IIL | 低電平輸入電流(帶上拉電阻) | SDS、RESET、SYNC、TXEN[0:1](1) | -100 | uA | ||
| IIL | 低電平輸入電流(不帶上拉電阻) | SCANEN、SDI、SCLK(1) | -20 | uA | ||
| CI | 輸入電容 | 輸入電容 | 3 | pF | ||
| VIH | 高電平輸入電壓 | SCLK、SCS、SDI、RESET、SCANEN、TXEN[0:1]、SYNC、TRIG[0..4]、TRIGCLK | 0.7 x VDDIO18 |
V | ||
| VIL | 低電平輸入電壓 | 0.3 個 VDDIO18 |
V | |||
| VOH | 高電平輸出電壓 | ILOAD = –400uA | 1.55 | V | ||
| VOL | 低電平輸出電壓 | ILOAD = 400uA | 0.2 | V | ||
| 溫度二極管特性 (TDIODE+、TDIODE-) | ||||||
| ΔVBE | 溫度二極管電壓斜率 | 100μA 的強制正向電流。失調電壓 (在 0°C 時約為 0.792V)隨工藝不同而變化,必須針對每個器件進行測量。必須在器件未上電或 PD 引腳置位的情況下完成失調電壓測量,以更大限度地減少器件自發(fā)熱。 |
-1.45 | mV/℃ | ||