ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件的時(shí)鐘和 SYSREF 路徑上有多個(gè)可用延遲,可用于器件和 SYSREF 對(duì)齊(請(qǐng)參閱圖 7-9)。時(shí)鐘路徑中有一個(gè)可編程反轉(zhuǎn)和延遲細(xì)調(diào) DADJ,它由 TADJ 寄存器(當(dāng) SRCAL_EN = 0 時(shí))或自動(dòng) SYSREF 校準(zhǔn)引擎(當(dāng) SRCAL_EN = 1 時(shí))控制。在 SYSREF 路徑中有一個(gè)由 T SYS 控制的延遲細(xì)調(diào) DSYS。TSYS 的初始值由 TSYS 寄存器(SRCAL_EN =0 或 SRTRK_EN=0)控制,然后由自動(dòng) SYSREF 校準(zhǔn)引擎控制(當(dāng) SRCAL_EN =1 且 SRTRK_EN=1 時(shí))。當(dāng) SRCAL_EN =1 時(shí),可通過(guò) TADJ_CAL 和 TSYS_CAL 寄存器讀取自動(dòng) SYSREF 校準(zhǔn)和跟蹤值。
延遲寄存器包含 3 個(gè)延遲字段:粗調(diào)、中調(diào)和精調(diào)。每個(gè)字段中,數(shù)值 0 對(duì)應(yīng)最小延遲。延遲范圍和步長(zhǎng)的規(guī)格見(jiàn)節(jié) 6.8。
| 寄存器位 | 說(shuō)明 |
|---|---|
| 18:14 | 32 步粗調(diào)延遲 |
| 13:10 | 13 步中調(diào)延遲 – 不允許值 >12 |
| 9:0 | 1024 步細(xì)調(diào)延遲 |