ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當使用 DSP 時,通道接合器允許每個 DAC 通道接收任意組合的 DSP 通道輸出之和(請參閱圖 7-45)。為避免在對 DSP 信號求和時發(fā)生飽和,應(yīng)調(diào)整 DSP 增益(請參閱 DSP_GAINn)。在信號到達通道接合器之前,在每個 DSP 內(nèi)應(yīng)用增益(請參閱“DSP 輸出增益”)。
DSP 輸出通過 DAC_SRC 寄存器綁定到 DAC 通道,隨后所有綁定的 DSP 信號會被求和,生成發(fā)送至 DAC 通道的信號(該信號將被傳送至 PFIR、DES2X 內(nèi)插器或編碼器)。
當 DSP 被旁路時(請參閱“旁路模式”),通道接合器僅允許用戶通過 DAC_SRC 寄存器將任一旁路樣本流路由至任一 DAC 通道。旁路模式下不支持縮放或求和操作。
最后,通道接合器可以根據(jù) DAC_INVn 選擇性地反轉(zhuǎn)輸出。
通道接合器的輸入分辨率為 20 位,輸出分辨率為 16 位。