ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件包含一個可設(shè)定 FIR 濾波器 (PFIR),該濾波器放置在通道接合器之后和 DES 內(nèi)插器之前(使用時,也可以是 DAC 編碼器),或放置在 DUC 的輸入端。當(dāng)放置在通道接合器的輸出端時,PFIR 可以均衡完整的 DAC 奈奎斯特區(qū)域(單邊沿時鐘)。當(dāng)放置在 DUC 的輸入端時,可以分離 PFIR,以便為每個 DUC 輸入提供單獨(dú)的濾波器,并可在信號帶寬內(nèi)進(jìn)行均衡。由于 DUC 輸入端的采樣率較低,因此 PFIR 有更多可用的濾波器抽頭。同樣,濾波器覆蓋的時間范圍更長(采樣率較低時的抽頭更多),從而提高了濾波器的頻率分辨率。
| PFIR 行為/特性 | PFIR 的放置 | |
|---|---|---|
| PFIR 放置在通道接合器之后(實(shí)數(shù)模式)(PFIR_MODE=0) | PFIR 放置在 DUC 通道之前(復(fù)數(shù)模式)(PFIR_MODE>0) | |
| 支持的通道數(shù)量 | 多達(dá) 2 個實(shí)數(shù)通道 | 1、2 或 4 個復(fù)數(shù)通道,具體取決于 PFIR_MODE |
| 復(fù)數(shù)支持 | PFIR 輸入、輸出和系數(shù)均為實(shí)數(shù)(非復(fù)數(shù)) | PFIR 輸入、輸出和系數(shù)均為復(fù)數(shù) |
| 采樣速率 | FDACCLK | FDACCLK/LT |
| 系數(shù)的數(shù)量(抽頭數(shù)) | 24 個實(shí)系數(shù) | 取決于 LT 和 PFIR_MODE |
| 反射模式支持 | 是,請參閱“PFIR 反射消除”部分 | 否 |
| 支持 DSP_MODEn 設(shè)置 | 支持任何 DSP_MODEn | 僅支持 DUC 模式 |
| 支持的插值 (LT) | 支持所有內(nèi)插因子 | 僅支持 4x – 32x。 |
| 廣播支持 | 是,通道 0 可廣播到 DAC1(請參閱 PFIR_BC) | 否 |
| 減少了抽頭數(shù)量 | 否,始終使用 24 個抽頭 | 是,請參閱 PFIR_LEN |
PFIR 系數(shù)分辨率為 16 位。表 7-30 根據(jù) PFIR 位置和模式提供濾波器抽頭的最大數(shù)量。
| PFIR_MODE 設(shè)置 | PFIR 位置 | 最多通道數(shù) | 內(nèi)插 | 每通道的最大抽頭數(shù) |
|---|---|---|---|---|
| 0 | 通道接合器輸出 | 2 個實(shí)數(shù) DAC 通道 | (1x - 256x) | 24 |
| 1 | DUC0 之前 | 1 個復(fù)數(shù) DUC 通道 | 4x | 48 |
| 6x | 48 | |||
| 8x | 96 | |||
| 12x | 96 | |||
| 16x | 192 | |||
| 24x | 192 | |||
| 32x | 384 | |||
| 2 | 在 DUC0 和 DUC1 之前 | 2 個 復(fù)數(shù) DUC 通道 | 4x | 24 |
| 6x | 24 | |||
| 8x | 48 | |||
| 12x | 48 | |||
| 16x | 96 | |||
| 24x | 96 | |||
| 32x | 192 | |||
| 3 | 在 DUC0、DUC1、DUC2 和 DUC3 之前 | 4 個 復(fù)數(shù) DUC 通道 | 8x | 24 |
| 12x | 24 | |||
| 16x | 48 | |||
| 24x | 48 | |||
| 32x | 96 |