ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
表 8-329 列出了 Programmable_FIR 寄存器的存儲器映射寄存器。表 8-329 中未列出的所有寄存器偏移地址都應(yīng)視為保留的位置,并且不應(yīng)修改寄存器內(nèi)容。
| 偏移 | 首字母縮寫詞 | 寄存器名稱 | 部分 |
|---|---|---|---|
| 0x2800 | PFIR_EN | 節(jié) 8.3.19.1 | |
| 0x2801 | PFIR_MODE | 節(jié) 8.3.19.2 | |
| 0x2803 | PFIR_LEN | 節(jié) 8.3.19.3 | |
| 0x2804 | PFIR_BC | 節(jié) 8.3.19.4 | |
| 0x2805 | PFIR_DLY | 節(jié) 8.3.19.5 | |
| 0x2807 | FR_EN | 節(jié) 8.3.19.6 | |
| 0x2810 | PFIR_H_n | 節(jié) 8.3.19.7 | |
| 0x2E10 | PFIR_PROG | 節(jié) 8.3.19.8 |
復(fù)雜的位訪問類型經(jīng)過編碼可適應(yīng)小型表單元。表 8-330 展示了適用于此部分中訪問類型的代碼。
| 訪問類型 | 代碼 | 說明 |
|---|---|---|
| 讀取類型 | ||
| R | R | 讀取 |
| R-0 | R -0 | 讀取 返回 0 |
| 寫入類型 | ||
| W | W | 寫入 |
| 復(fù)位或默認(rèn)值 | ||
| -n | 復(fù)位后的值或默認(rèn)值 | |
PFIR_EN 如表 8-331 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-4 | RESERVED | R | 0x0 | |
| 3-0 | PFIR_EN | R/W | 0x0 | PFIR_EN[n] 啟用通道 n 的 PFIR。在設(shè)置 SYS_EN 之前,實(shí)際上不會啟用 PFIR。 當(dāng) PFIR_MODE 配置為實(shí)數(shù)運(yùn)算 (PFIR_MODE=0) 時(shí),n 對應(yīng)于 DAC 通道(n = 0 至 1)。當(dāng) PFIR_MODE 配置為復(fù)數(shù)運(yùn)算(PFIR_MODE 大于 0)時(shí),n 對應(yīng)于 DUC 通道(n = 0 至 3)。在不受支持的通道上啟用 PFIR 會產(chǎn)生未定義的行為。請參閱“PFIR 配置”部分。 注意:當(dāng) PFIR 放置在 DUC 之前時(shí),必須為 DUC 模式配置相關(guān)的 DSP 通道(例如,如果設(shè)置了 PFIR_EN[n],則應(yīng)將 DSP_MODEn 設(shè)置為 DUC 模式)。 |
PFIR_MODE 如表 8-332 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-2 | RESERVED | R | 0x0 | |
| 1-0 | PFIR_MODE | R/W | 0x0 | 這指定了 PFIR 的通用模式(請參閱“PFIR 配置”部分)。它會影響所有 PFIR 通道。用戶還必須設(shè)置 PFIR_EN 才能啟用 PFIR。 |
PFIR_LEN 如表 8-333 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | |
| 0 | PFIR_LEN | R/W | 0x0 | 支持的系數(shù) (NPFIR) 的數(shù)量取決于 PFIR_MODE 和 DSP_L。另請參閱 PFIR 省電。 注意:如果 NPFIR=24,低功耗選項(xiàng)不可用(抽頭數(shù)不能減少到 24 以下)。
|
PFIR_BC 如表 8-334 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | |
| 0 | PFIR_BC | R/W | 0x0 | 當(dāng) PFIR_MODE=0 且 PFIR_EN=1 時(shí),用戶可以選擇設(shè)置 PFIR_BC=1 以將 PFIR 通道 0 的輸出廣播到兩個(gè) DAC。這樣,用戶就可以向兩個(gè) DAC 發(fā)送相同的信號,而無需為通道 1 啟用 PFIR(降低功耗)
|
PFIR_DLY 如表 8-335 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 15-8 | PFIR_DLY[1] | R/W | 0x0 | 當(dāng) PFIR_MODE=0 (PFIR-after-channel-bonder) 時(shí),此寄存器通過 PFIR_DLY 樣本(即 DAC 周期)延遲脈沖響應(yīng)的后半部分。這對于取消反射很有用。PFIR_DLY[1] 控制通道 1 的延遲。請參閱 PFIR 反射消除。 |
| 7-0 | PFIR_DLY[0] | R/W | 0x0 | 當(dāng) PFIR_MODE=0 (PFIR-after-channel-bonder) 時(shí),此寄存器通過 PFIR_DLY 樣本(即 DAC 周期)延遲脈沖響應(yīng)的后半部分。這對于取消反射很有用。PFIR_DLY[0] 控制通道 0 的延遲。請參閱“PFIR 反射消除”部分。 |
FR_EN 如表 8-336 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | |
| 0 | FR_EN | R/W | 0x0 | 注意:僅當(dāng) FR 接口空閑時(shí),才應(yīng)更改該寄存器。
|
PFIR_H_n 如表 8-337 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 15-0 | PFIR_H[n] | R/W | X | 當(dāng) FR_EN=1 時(shí),對該寄存器的寫入會設(shè)置 PFIR_H 中的值。系數(shù) n (0:767) 的存儲器位于地址 0x2810 + 2*n。每個(gè)系數(shù)都是一個(gè)有符號的 16 位值,LSB 權(quán)重為 2-15。此分配內(nèi)的系數(shù)組織方式取決于 PFIR_MODE。請參閱 PFIR 設(shè)定部分。 注:當(dāng) FR_EN=1 時(shí),無法通過 SPI 讀取或?qū)懭朐摷拇嫫?,并且只能通過 FR 接口寫入。要讀取這些值,請?jiān)O(shè)置 FR_EN=0。 |
PFIR_PROG 如表 8-338 所示。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | X | |
| 0 | FR_PFIR_PROG | R/W | X | 當(dāng) FR_EN=1 時(shí),對該寄存器的寫入會設(shè)置 PFIR_PROG 中的值。這可提供通過 FR 接口寫入的 FR_PFIR_PROG 值的回讀。 注:當(dāng) FR_EN=1 時(shí),該寄存器只能通過 SPI 讀取,并且只能通過 FR 接口寫入。僅當(dāng) FR 接口空閑時(shí)才應(yīng)讀取它。在寫入 FR_PFIR_PROG 后,用戶應(yīng)等待 1024 個(gè) DACCLK 周期,然后再寫入 FR_PFIR_H。 |