ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
觸發(fā) DSP 塊的確定性方法有多種:通過 JESD204C 接口的 LSB、觸發(fā)引腳或經(jīng)由 SYSREF。表 7-23 中列出了每個觸發(fā)方法的延遲參數(shù)。TSYSREF_NCO、TSYSREF_VEC、TTRIG_NCO 和 TTRIG_VEC 的值取決于器件配置,并在德州儀器 (TI) 提供的延遲計算器電子表格中提供。TJSYNC_NCO 的值在表 7-24 中提供。
| 延遲參數(shù) | 說明 |
|---|---|
| TSYSREF_NCO | 從 SYSREF 采樣高電平(通過 DACCLK)到 DAC 輸出響應(yīng) NCO 同步事件(由 SYSREF 觸發(fā))的延遲。 |
| TSYSREF_VEC | 從 SYSREF 采樣高電平(到觸發(fā) NCO)到 DAC 輸出(矢量模式)(DACCLK 周期)的延遲 |
| TTRIG_NCO | 從 TRIGn 采樣高電平到 DAC 輸出的延遲(DUC/流/DDS-SPI)(DACCLK 周期) |
| TTRIG_VEC | 從 TRIGn 采樣高電平到 DAC 輸出的延遲(矢量模式)(DACCLK 周期) |
| TJSYNC_NCO | 通過內(nèi)插濾波器到 NCO 的延遲減去同步 NCO 的 LSB 的延遲。僅在使用輸入數(shù)據(jù)的 LSB 來同步 NCO 時適用。為了使輸入采樣 n 成為第一個與新 NCO 頻率或相位混合的采樣,在采樣 n’ = n+TJSYNC_NCO/LT 時,LSB 可以被拉高。請注意,n' 可以是非整數(shù)值,因為同步路徑并非總是輸入采樣周期的整數(shù)倍。請參閱 表 7-24 |
| 內(nèi)插因子 (LT) | TJSYNC_NCO [DACCLK 周期](1) |
|---|---|
| 4 | -148、-152、-156、-160、-164、-168、-172、-176 |
| 6 | -70、-76、-82、-86、-88、-92、-94、-98、-100、-104、-106、-110、-112、-116、-122、-128 |
| 8 | 10、18、26、34 |
| 12 | 90、102、106、114、118、126、130、142 |
| 16 | 262、278 |
| 24 | 406、422、430、446 |
| 32 | 624 |
| 48 | 896、912 |
| 64 | 1404 |
| 96 | 2036 |
| 128 | 2932 |
| 192 | 4212 |
| 256 | 6004 |