ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 7-7 展示了一個 DAC 通道的 DAC 內(nèi)核模擬輸出結(jié)構(gòu)。兩個電流輸出引腳 DACOUTx± 之間有一個差分端接電阻。電流轉(zhuǎn)向開關(guān)陣列連接到輸出引腳,并根據(jù)數(shù)字代碼在輸出引腳之間調(diào)節(jié)電流。恒定直流電流偏置 IFS_STATIC 從兩個輸出端消耗電流,而不考慮數(shù)字代碼。內(nèi)部一個標稱阻值為 100Ω 的電阻 RTERM 以差分方式端接輸出。
表 7-2 給出了 DACOUTx± 輸出上從數(shù)字代碼轉(zhuǎn)換為電流的示例。表 7-2 中顯示的電流包括電流引導(dǎo)部分和每個橋臂上的偏置電流。
| 數(shù)字代碼 | 二進制補碼 | 偏移二進制 | IDACOUTx+ | IDACOUTx– | IDACOUTx+ – IDACOUTx– |
|---|---|---|---|---|---|
| 32767 | 0111 1111 1111 1111 | 1111 1111 1111 1111 | 0.9999847 × IFS_SWITCH + IFS_STATIC | 0.0000153 × IFS_SWITCH + IFS_STATIC | 0.9999694 × IFS_SWITCH |
| 16384 | 0100 0000 0000 0000 | 1100 0000 0000 0000 | ? × IFS_SWITCH + IFS_STATIC | ? × IFS_SWITCH + IFS_STATIC | ? × IFS_SWITCH |
| 0 | 0000 0000 0000 0000 | 0000 0000 0000 0000 | ? × IFS_SWITCH + IFS_STATIC | ? × IFS_SWITCH + IFS_STATIC | 0 |
| -16384 | 1100 0000 0000 0000 | 0100 0000 0000 0000 | ? × I IFS_SWITCH + IFS_STATIC | ? × I IFS_SWITCH + IFS_STATIC | –? × IFS_SWITCH |
| -32768 | 1000 0000 0000 0000 | 0000 0000 0000 0000 | IFS_STATIC | I IFS_SWITCH + IFS_STATIC | –IFS_SWITCH |